- 분류
- 하드웨어 관련
- 작성일
- 2014.09.23
- 수정일
- 2020.11.13
- 작성자
- 관리자
- 조회수
- 2898
SOC자동설계연구실 (양세양 교수)
SOC 자동설계연구실 (SOC Design Automation Laboratory)
지도교수 : 양세양 교수님
위 치 : 컴퓨터공학관 6405호
전화번호 :051) 510-3646, 515-7969
■ 연구실 소개
SOC 자동설계연구실은 SOC(System On Chip)의 자동설계 기술을 연구합니다.대규모집적회로는 수 십년 동안 소자 집적 능력의 폭발적 향상에 힘입어, 현재 디지털 로직, 메모리뿐 아니라, 1㎓ 이상의 프로세서(따라서 디바이스드라이버, 실시간 운영체제, 다양한 응용프로그램 등과 같은 각종 소프트웨어들도 포함)와 아날로그 회로, 각종 센싱 소자들까지 단일 칩 상에 집적할 수 있는 수준으로까지 발전하였습니다. 세계의 선진국들은 SOC 분야를 자국의 핵심 전략산업의 하나로 선정하여 산학연 협동으로 경쟁력 확보에 나서고 있습니다. 우리나라도 작년 우리나라를 이끌어 갈 9대 신기술 산업 중에 SOC를 선정하여 기술 개발에 힘쓰고 있습니다.
부산대 SOC 자동설계연구실은 SOC 설계에 있어서 핵심적인 기술이라 할 수 있는 ESL(Electronic System Level) 설계와 SOC 검증(verification) 분야를 중점적으로 연구하고 있습니다. ESL 설계는 최근의 SOC에 소프트웨어와 하드웨어가 공히 존재하는 상황에서 이와 같은 시스템을 신속하게 설계할 수 있는 최신의 설계 기법을 연구합니다. 여기에는 기존의 Verilog/VHDL과 함께 SystemC, SystemVerilog 등의 새로운 언어를 이용한 HW/SW 동시 설계 연구가 포함됩니다. 그리고, 산업체의 현실을 보면 SOC 설계에서 검증에 소요되는 시간이 전체의 50-70%까지 차지하고 있을 정도로, 검증(verification)은 설계에서 제일 시간을 많이 소요하는 과정이며, 현재는 수많은 문제점들을 가지고 있어 연구할 주제들이 많은 분야입니다. 검증이란 설계된 대상이 설계자의 의도대로 설계가 이루어졌는지, 아니면 설계오류들이 존재하는지를 확인하여 설계오류들이 존재한다면, 이들을 제거하는 전체의 과정을 말하며 다양한 기술들이 존재하는 매우 폭 넓은 분야입니다. SOC 자동설계연구실은 이와 같이 중요한 검증 분야에서 풀어야 하는 다양한 문제들에 대해 연구하여 새로운 기법들을 국내외에 특허 출원하며, 각종 학술대회와 학회지에 발표할 뿐만 아니라, 연구결과를 산업체에서 실제 활용할 수 있도록 하는 것에도 초점을 두고 있습니다.
본 연구실은 이들 분야에서 미국 기업들 및 학교와의 공동 연구를 진행 중에 있으며, 이 연구 결과를 공동 연구에 참여한 기업들을 통하여 산업체에 적용하고, 상용화 중에 있습니다. 본 연구실의 최근에 개발한 툴은 국내외 산업체들의 주목을 받고 있어 현재 삼성전자 등을 비롯한 국내외의 주요 기업들에서 베타 테스트가 진행 중이며, 후속으로 본 연구실에서 개발된 기술의 기술이전을 통하여 미국 실리콘 밸리에 소재한 기업들과의 협력도 진행되고 있습니다. 또한, ESL 설계와 SOC 검증 이외에도 본 연구실에서는 반도체를 자동으로 생성시키는 기술인 합성(synthesis)과 제조된 반도체를 검사하는 기술인, 테스트(test) 분야도 연구하고 있습니다. 본 연구실은 HW와 SW에 대하여 한쪽에 치우치지 않고 균형감각을 가지고 이들을 함께 배우고자 하는 학생들을 환영합니다.
- 첨부파일
- 첨부파일이(가) 없습니다.